Cyclone


Bộ thí nghiệm FPGA DE10-Standard

Bộ thí nghiệm phát triển DE10-Standard đại diện cho một nền tảng thiết kế phần cứng được xây dựng xung quanh SoC FPGA của Intel, kết hợp các lõi nhúng Cortex-A9 lõi kép gần nhất với Logic lập trình được hàng đầu công nghiệp cho tính linh hoạt thiết kế sau cùng. Người dùng bây giờ có thể tạo tác dụng lực đòn bẩy sức mạnh của khả năng cấu hình lại được cực lớn được bắt cặp với bộ bộ vi xử lý công suất thấp, hiệu năng cao. SoC của Altera tích hợp hệ thống bộ xử lý cứng dựa trên ARM (HPS) bao gồm bộ xử lý, các ngoại vi và các giao tiếp bộ nhớ được kết hợp trơn tru với FPGA nhờ sử dụng một Backbone liên kết băng thông rộng. Bo phát triển DE10-Standard bao gồm phần cứng như bộ nhớ DDR3 tốc độ cao, các khả năng Video và Audio, khả năng nối mạng Ethernet, và nhiều hơn nữa.


Bộ thí nghiệm FPGA VEEK-MT2

Bộ thí nghiệm VEEK-MT2 là một môi trường thiết kế dễ hiểu với mọi thứ mà các nhà phát triển nhúng cần để tạo ra các hệ thống dựa trên xử lý. VEEK-MT2 mang đến một nền tảng tích hợp bao gồm phần cứng, các công cụ thiết kế, IP và các thiết kế tham khảo để phát triển phần mềm nhúng và nền tảng phần cứng trong một diện rộng các ứng dụng. Bộ thí nghiệm được tích hợp đầy đủ cho phép các nhà phát triển nhanh chóng tùy biến bộ xử lý và IP của họ để làm cho phù hợp tốt nhất cho ứng dụng cụ thể của họ. VEEK-MT2 mang đặc điểm của bo DE2-115 sử dụng FPGA Cyclone IV E, màn hình LCD màu cảm ứng điện dung đa phương tiện với hỗ trợ tự nhiên cảm ứng 5 điểm và các cử chỉ đa cảm ứng. Một cảm biến hình ảnh kỹ thuật số 8MP, cảm biến ánh sáng môi trường, Con quay hồi chuyển, Cảm biến đo từ trường, và một cảm biến gia tốc 3 trục làm thành bộ đặc điểm phong phú. 


Bộ thí nghiệm FPGA DE10-Nano

Bộ thí nghiệm phát triển DE10-Nano đại diện cho một nền tảng thiết kế phần cứng được xây dựng xung quanh SoC FPGA của Intel, kết hợp các lõi nhúng Cortex-A9 lõi kép gần nhất với Logic lập trình được hàng đầu công nghiệp cho tính linh hoạt thiết kế sau cùng. Người dùng bây giờ có thể tạo tác dụng lực đòn bẩy sức mạnh của khả năng cấu hình lại được cực lớn được bắt cặp với bộ bộ vi xử lý công suất thấp, hiệu năng cao. SoC của Altera tích hợp hệ thống bộ xử lý cứng dựa trên ARM (HPS) bao gồm bộ xử lý, các ngoại vi và các giao tiếp bộ nhớ được kết hợp trơn tru với FPGA nhờ sử dụng một Backbone liên kết băng thông rộng. Bo phát triển DE10-Nano được trang bị bộ nhớ DDR3 tốc độ cao, các khả năng chuyển đổi tương tự sang số, khả năng nối mạng Ethernet, và nhiều hơn nữa hứa hẹn cho nhiều ứng dụng hấp dẫn.

DE10-Nano chứa mọi công cụ được cần đến để sử dụng bo kết hợp với một máy tính chạy Windows XP hoặc gần hơn.


Bộ thí nghiệm FPGA DE0-Nano-SoC/Atlas-SoC

Bộ thí nghiệm phát triển DE0-Nano-SoC đại diện cho một nền tảng thiết kế phần cứng được xây dựng xung quanh SoC FPGA của Altera, kết hợp các lõi nhúng Cortex-A9 lõi kép gần nhất với Logic lập trình được hàng đầu công nghiệp cho tính linh hoạt thiết kế sau cùng. Người dùng bây giờ có thể tạo tác dụng lực đòn bẩy sức mạnh của khả năng cấu hình lại được cực lớn được bắt cặp với bộ bộ vi xử lý công suất thấp, hiệu năng cao. SoC của Altera tích hợp hệ thống bộ xử lý cứng dựa trên ARM (HPS) bao gồm bộ xử lý, các ngoại vi và các giao tiếp bộ nhớ được kết hợp trơn tru với FPGA nhờ sử dụng một Backbone liên kết băng thông rộng. Bo phát triển DE0-Nano-SoC được trang bị bộ nhớ DDR3 tốc độ cao, các khả năng chuyển đổi tương tự sang số, khả năng nối mạng Ethernet, và nhiều hơn nữa hứa hẹn cho nhiều ứng dụng hấp dẫn.

DE0-Nano-SoC chứa mọi công cụ được cần đến để sử dụng bo kết hợp với một máy tính chạy Windows XP hoặc gần hơn.


Bộ thí nghiệm FPGA DE0-CV

Bộ thí nghiệm DE0-CV là một nền tảng thiết kế phần cứng sử dụng linh kiện FPGA Cyclone V của Altera như là điều khiển trung tâm cho các ngoại vi của nó như USB Blaster trên bo, các khả năng Video và nhiều hơn nữa. Với nền tảng đáng kinh ngạc này, bạn sẽ có được công suất và hiệu năng mà bạn cần cho các ứng dụng dung lượng cao, bao gồm  thử nghiệm bắt cầu tín hiệu, các bộ lái điều khiển động cơ, các cạc chụp tín hiệu và các thiết bị cầm tay ở các mức giá thấp nhất. DE0-CV là một giải pháp đánh giá và minh chứng hoàn hảo.

DE0-CV chứa mọi công cụ được cần đến để sử dụng bo kết hợp với một máy tính chạy Windows XP hoặc gần hơn.


Bộ thí nghiệm FPGA DE1-SoC

Bộ thí nghiệm DE1-SoC đại diện cho một nền tảng thiết kế phần cứng được xây dựng xung quanh SoC FPGA của Altera, kết hợp các lõi nhúng Cortex-A9 lõi kép gần nhất với Logic lập trình được hàng đầu công nghiệp cho tính linh hoạt thiết kế sau cùng. Người dùng bây giờ có thể tạo tác dụng lực đòn bẩy sức mạnh của khả năng cấu hình lại được cực lớn được bắt cặp với bộ bộ vi xử lý công suất thấp, hiệu năng cao. SoC của Altera tích hợp hệ thống bộ xử lý cứng dựa trên ARM (HPS) bao gồm bộ xử lý, các ngoại vi và các giao tiếp bộ nhớ được kết hợp trơn tru với FPGA nhờ sử dụng một Backbone liên kết băng thông rộng. Bo phát triển DE0-Nano-SoC được trang bị bộ nhớ DDR3 tốc độ cao, các khả năng Audio và Video, khả năng nối mạng Ethernet, và nhiều hơn nữa.

DE1-SoC chứa mọi công cụ được cần đến để sử dụng bo kết hợp với một máy tính chạy Windows XP hoặc gần hơn (Hệ điều hành 64 bit và Quartus được đòi hỏi để biên dịch các dự án cho DE1-SoC).


Bộ thí nghiệm FPGA Cyclone V GX Starter

Bộ thí nghiệm Cyclone V Starter đại diện một nền tảng phần cứng được xây dựng xung quanh FPGA Cyclone V GX của Altera, được tối ưu cho yêu cầu công suất và giá thấp nhất cho các ứng dụng truyền nhận với Logic lập trình được hàng đầu công nghiệp cho tính linh hoạt thiết kế. Với các FPGA Cyclone V, bạn có thể có được công suất, giá thành, và các cấp hiệu năng mà bạn cần cho các ứng dụng dung lượng cao bao gồm bắt cầu giao thức, lái điều khiển động cơ, các cạc chụp tín hiệu và bộ chuyển đổi Video quảng bá, và các thiết bị cầm tay. Bộ thí nghiệm Cyclone V Starter bao gồm phần cứng như Đầu cắm Arduino, USB Blaster trên bo, các khả năng Audio và Video và nhiều hơn nữa. Ngoài ra, đầu nối HSMC với các bộ truyền nhận tốc độ cao cho phép các thiết lập phần cứng lớn hơn. Nhờ vào có các khả năng này, Cyclone V Starter là giải pháp hoàn chỉnh để trình diễn, đánh giá, và thử nghiệm tiềm năng thực sự của FPGA Cyclone V GX của Altera.


Bộ thí nghiệm FPGA DE2i-150

Bộ thí nghiệm DE2i-150 là một nền tảng nhúng mang tính đột phá kết hợp bộ xử lý nhúng N2600 của Intel với khả năng linh hoạt của FPGA Cyclone IV GX của Altera, DE2i-150 là một hệ thống máy tính đầy đủ đặc điểm kết hợp khả năng xử lý hiệu năng cao và khả năng cấu hình cao đáng kinh ngạc. FPGA Cyclone IV GX của Altera trên bo DE2i-150 có khả năng tăng tốc độ khả năng phản ứng của hệ thống trong khi vẫn giữ giải pháp của bạn hiệu quả về giá và công suất. 

DE2i-150 được trang bị với xung quanh 150K phần tử Logic với tính linh hoạt tối thượng liên quan đến sự cấu hình lại của mạch điện phần cứng thực tế và IP cũng như các ngoại vi đa phương tiện trên bo, các tùy chọn mở rộng cho một giải pháp hệ thống dẵn sàng thực sự cho bất kỳ tác vụ nào.

Bộ xử lý Atom của Intel và linh kiện FPGA được liên kết với nhau thông qua hai len PCIe tốc độ cao sao cho sự truyền thông tốc độ cao giữa chúng được đảm bảo. DE2i-150 mang đến một môi trường đồng phát triển phần mềm-phần cứng mạnh mẽ với tiềm năng kinh ngạc và không giới hạn.

DE2i-150 được chọn như một nền tảng khởi động nóng (Boot) tức thời bởi WinZent cho giải pháp BIOS trạng thái tiềm ẩn wION (Instant ON) của nó trong năm 2014.


Bộ thí nghiệm FPGA DE2-115

Bộ thí nghiệm DE2-115 mang đặc điểm của linh kiện Cyclone IV E. Đáp ứng các nhu cầu phổ giá thành thấp được lái bởi nhu cầu cho Video di động, thông thoại, truy xuất dữ liệu, và mong muốn cho các hình ảnh chất lượng cao, DE2-115 mang đến một sự cân bằng tối ưu của giá thành thấp, công suất thấp, và một sự cung cấp phong phú của các khả năng Logic, bộ nhớ và DSP.

Linh kiện Cyclone EP4CE115 được trang bị trên DE2-115 mang đặc điểm 114.480 phần tử Logic (LE), lớn nhấn trong xê ri Cyclone IV E, lên tới 3.9 Mbit RAM, và 266 bộ nhân. Ngoài ra, nó mang đến một sự kết hợp không có tiền lệ của giá thành thấp và tính năng, và công suất thấp hơn được so sánh với các linh kiện Cyclone thế hệ trước đó.


Bộ thí nghiệm FPGA DE0-Nano

Bộ thí nghiệm DE0_Nano là một nền tảng phát triển FPGA có kích cỡ nhỏ gọn phù hợp cho các thử nghiệm thiết kế mạch như các dự án Robot và "mang đi được". Bo được thiết kế để được sử dụng trong thi oc6ng khả thi đơn giản nhất nhắm đến linh kiện Cyclone IV lên tới 22.320 LE.

DE0-Nano có một tập hợp các giao tiếp bao gồm hai đầu nối GPIO bên ngoài để mở rộng các thiết kế vượt xa hơn bo DE0-Nano, các linh kiện bộ nhớ bao gồm SDRAM và EEPROM để lưu trữ dữ liệu lớn hơn và đệm khung, cũng như ngoại vi chung của người dùng với các Led và các nút nhấn.

Các ưu điểm của bo DE0-Nano bao gồm kích cỡ và trọng lượng, cũng như khả năng cấu hình lại được mà không cần mang phần cứng dư thừa, tách biệt khỏi các bo phát triển đa dụng khác. Ngoài ra, đối với các thiết kế di động nơi mà nguồn di động được xem là tiêu chuẩn thì DE0-Nano cung cấp cho các kỹ sư thiết kế ba lựa chọn cơ chế nguồn bao gồm cổng USB mini-AB, đầu cắm nguồn bên ngoài 2 chân và hai chân 5 VDC.


Bộ thí nghiệm FPGA DE0

Bộ thí nghiệm được thiết kế ở kích cỡ nhỏ gọn với tất cả các công cụ chủ yếu cho người dùng đạt được kiến thức trong các lĩnh vực Logic số, quản lý máy tính và FPGA. Nó được trang bị linh kiện FPGA Cyclone III 3C16, mang đến 15.408 LE. Bo cung cấp 346 chân I/O người dùng, và được nạp một tập đặc điểm phong phú làm cho nó thích hợp để được sử dụng cho các khóa học ở bậc Cao đẳng và Đại học, cũng như sự phát triển của các hệ thống số tinh vi. DE0 kết hợp công suất thấp, giá thành thấp và FPGA Cyclone III hiệu năng cao để điều khiển các đặc điểm của bo DE0. Bo phát triển DE0 bao gồm phần mềm, các thiết kế tham khảo, và các phụ kiện được đòi hỏi để đảm bảo người dùng dễ dàng truy cập đánh giá bo DE0.


Bộ thí nghiệm FPGA DE1

Bộ thí nghiệm cung cấp một phương tiện lý tưởng để thử nghiệm thiết kế nâng cao trong lĩnh vực đa phương tiện, lưu trữ, và nối mạng.

Nó sử dụng công nghệ tân tiến trong cả phần cứng và các công cụ CAD để các kỹ sư thiết kế khám phá nhiều chủ đề. Bo mang đến một bộ phong phú các đặc điểm làm cho nó thích hợp để sử dụng trong môi trường thí nghiệm của bậc Cao đẳng và Đại học, cho một sự đa dạng các dự án thiết kế, cũng như cho sự phát triển của các hệ thống số tinh vi. Altera cung cấp một bộ tài liệu hỗ trợ cho bo DE1, bao gồm các trợ huấn "sẵn sàng để dạy" các bài thí nghiệm và các minh chứng minh họa.